Gambar 2.1. Module D’Lorenzo
Gambar 2.2. DL2203S Module D’Lorenzo
Gambar 2.3. Jumper
- Panel DL 2203C
- Panel DL 2203D
- Panel DL 2203S
- Jumper
3. Rangkaian Simulasi [Kembali]
4. Prinsip Kerja Rangkaian [Kembali]
Rangkaian ini terdiri dari dua jenis flip-flop, yaitu D flip-flop (IC 7474) dan J-K flip-flop (IC 74LS112). Input logika diberikan melalui B0, B1, dan B2, sedangkan B3 berfungsi sebagai sinyal clock utama. Pada bagian D flip-flop, nilai logika dari input D (melalui B2) akan diteruskan ke output Q hanya saat terjadi tepi naik (rising edge) pada sinyal clock. Karena input D diberi logika rendah (0), maka setiap kali clock aktif, output Q akan selalu berada pada kondisi logika 0.
Sementara itu, J-K flip-flop dikonfigurasikan dengan J dan K bernilai 1 (B0 = 1, B1 = 1), yang menyebabkan flip-flop bekerja dalam mode toggle. Dalam mode ini, output Q akan berubah keadaan secara bergantian antara 0 dan 1 setiap kali ada pulsa clock. Oleh karena itu, keluaran J-K flip-flop akan berosilasi dengan frekuensi setengah dari clock input, menyerupai fungsi counter 1-bit.
Secara keseluruhan, rangkaian ini menunjukkan perbedaan karakteristik antara D dan J-K flip-flop. D flip-flop bertindak sebagai penyimpan data (data latch) yang hanya memperbarui output saat clock aktif dan mengikuti nilai input D, sedangkan J-K flip-flop dengan input J = K = 1 akan terus berganti keadaan secara otomatis, mengikuti pulsa clock. Adanya logic probe di masing-masing output memungkinkan pengamatan kondisi logika secara langsung, sehingga perilaku kedua jenis flip-flop dapat dibandingkan secara visual dan real-time.
- Simulasi Rangkaian Percobaan 1 [Download]
- Video Penjelasan Percobaan 1 [Download]
- Softcopy LA Modul 2 [Download]
- Datasheet 7474 (D FF) [Download]
- Datasheet 74LS112 (JK FF) [Download]
Tidak ada komentar:
Posting Komentar