Laporan Akhir 1: Modul 3 Counter dan Shift Register



1. Jurnal [Kembali]

Gambar 1.1 Jurnal Halaman 1
Gambar 1.2 Jurnal Halaman 2
Gambar 1.3 Jurnal Halaman 3

2. Alat dan Bahan [Kembali]

 

Gambar 2.1. Module D’Lorenzo

Gambar 2.2. DL2203S Module D’Lorenzo

Gambar 2.3. Jumper

  1. Panel DL 2203C
  2. Panel DL 2203D
  3. Panel DL 2203S
  4. Jumper

3. Rangkaian Simulasi [Kembali]

Gambar 3.1 Simulasi Rangkaian Percobaan 2A
Gambar 3.2 Simulasi Rangkaian Percobaan 2B

4. Prinsip Kerja Rangkaian [Kembali]

Counter Asyncronous 

Counter Asyncronous disebut juga Ripple Through Counter atau Counter Serial (Serial Counter), karena output masing-masing flip-flop yang digunakan akan bergulingan (berubah kondisi dan “0” ke “1”) dan sebaliknya secara berurutan atau langkah demi langkah, hal ini disebabkan karena hanya flipflop yang paling ujung saja yang dikendalikan oleh sinyal clock, sedangkan sinyal clock untuk flip-flop lainnya diambilkan dan masing-masing flip-flop sebelumnya. 

Counter Syncronous

Counter syncronous disebut sebagai Counter parallel, output flip-flop yang digunakan bergulingan secara serempak. Hal ini disebabkan karena masingmasing flip- flop tersebut dikendalikan secara serempak oleh sinyal clock

5. Video Rangkaian [Kembali]

Video 5.1 Penjelasan Percobaan 2A
Video 5.2 Penjelasan Percobaan 2B

6. Analisa [Kembali]

Gambar 6.1 Analisa Halaman 1
Gambar 6.2 Analisa Halaman 2
Gambar 6.3 Analisa Halaman 3

7. Link Download [Kembali]

  • Seluruh Kelengkapan Laporan Akhir Praktikum [Download]



 

 

Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI MATA KULIAH TEKNIK ELEKTRO      Oleh : M. Hariz Abdillah Rizaldi (2310953044) DEPARTEMEN TEKNIK ELEKTRO FAKULTAS TEKNIK U...