Percobaan 1, kondisi 14 :
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=1, B2=0, B3=clock, B4=1, B5=1, B6=1
2. Gambar Rangkaian Simulasi [Kembali]
4. Prinsip Kerja Rangkaian [Kembali]
Flip-Flop JK:
-
Flip-flop JK (U2) menerima masukan melalui kombinasi switch B0-B4.
-
Karakteristik JK Flip-Flop:
-
J = 0, K = 0 → Q tetap (no change)
-
J = 0, K = 1 → reset (Q = 0)
-
J = 1, K = 0 → set (Q = 1)
-
J = 1, K = 1 → toggle (Q berbalik tiap pulsa clock)
Flip-Flop D:
-
Masukan D dari D Flip-Flop akan disimpan ke output Q setiap kali ada pulsa clock.
-
Jadi, ketika saklar mengatur nilai D = 1, pada saat clock aktif maka Q → 1.
-
Jika D = 0, maka Q → 0.
- Simulasi Rangkaian Percobaan 1 Kondisi 14 [Download]
- Video Simulasi Rangkaian Percobaan 1 Kondisi 14 [Download]
- Datasheet 7474 (D FF) [Download]
- Datasheet 74LS112 (JK FF) [Download]
Tidak ada komentar:
Posting Komentar